HOME Prise de donnees MML Controle commande Simulations Notes Hardware Ligne X Laser Interaction Diagnostiques Synchronisation
Synchronisation
  Elog synchro, Page 1 of 6  Not logged in ThomX    logo
Entry   ND; Perte trigger / Pb Synthe linac? 
11:50 Perte trigger. La diode sur le chassis ne clignotait plus.

Difficult'e pour trouver un adaptateur SMA <=> BNC...

Quand j'ai deconnecte le cable du synthe linac pour mesurer son signal, le trigger est reparti.
Entry   Vc ND; Filtrage 50Hz secteur 
Un filtre est en plae sur le 50Hz (après le transfo ) dans le chassis synchro; le signal est propre.

le chassis est rebranché sur la prise secteur de la baie 8

Vérifier avec faisceau que le timing fonctionne proprement
Entry   VC; Saut de synchro 
Le chassis de synchro est alimenté par une ralonge electrique venant de l'établis "de Jean Noel"

les mesures sur le 230V ont montrées que le signal était moins perturbé là bas qu'en baie 8

ceci est une solution temporaire en attendant un filtrage qui rende le chassis synchro moins sensible aux perturbations du 230V
Entry   VCND; DEG 4 réinstallé et testé; en observation pour une semaine. 
Le generateur DEG 4 a été nettoyé par Vincent à la soufflette (ce n'était pas très sale).

Il a été réinstallé et testé.

Il est en observation pour une semaine avant d'être recablé comme avant.
Entry   VC, ND; DEG4 retiré pour nettoyage 
Le DEG4 a été retiré pour nettoyage.
Entry   VC, ND; Recharge constante synchro 8 
Les constantes de synchronisation 8 (sans DEG 4) ont été rechargées. Toutes les valeurs sont remises à celles du 8 juillet
2025.

Les constantes de synchronisation 9 (avec DEG 4) ont été effacées.
Entry   VC; réglage DEG4 --> DEG1 
Gen4, voie 1 => Gen1,voie2, RF Gun

Gen4, voie 2 => Gen1,voie3, Laser

Gen4, voie 6 => Gen1,voie4, RedPitaya
Entry   VC RC; Redeclanche des DGs  CH1-N4-CH2_33RI-CH3_500RI-V2.pngCH1-N4-CH2_33RI-CH3_500RI-V3.png
scope (déclenche sur glitch inversé (inférieur à 50ns) CH1
CH1 trigext DeG4 (pris avec 1 "T" scope sur 1MOhm)
CH2 33MHz RI (in trigbox)
Entry   Entered by Nicolas Delerue from 193.55.29.172 on Fri Jul 11 09:41:38 2025; Etude signal sortie boîtier de déclenchement 10x
Signal N4.

Zoom sur t=+195ns, persistence allumée

TEK00018.png: All EP on.
    Reply   Entered by Nicolas Delerue from 193.55.29.172 on Fri Jul 11 09:41:38 2025; RE: Etude signal sortie boîtier de déclenchement TEK00035.PNGTEK00036.PNGTEK00042.PNGTEK00044.PNGTEK00045.PNG
TEK00035.png: Bruit sur le câble venant du DEG3 (2 kickers allumés) lorsque celui-ci est débranché de la trigger box.

TEK00036.png: Bruit sur le câble venant du DEG3 (2 kickers allumés) lorsque celui-ci est débranché de la trigger box
et débranché du DEG3.
Entry   Entered by Nicolas Delerue from 193.55.29.172 on Thu Jul 10 17:55:23 2025; Etude problème double pulse sur générateurs de retard TEK00011.PNGTEK00015.PNGTEK00012.PNGTEK00016.PNGTEK00017.PNG
Test 1: vérification de l'observation de la double pulse sur DEG4: Cf image TEK00011.PNG. Il y a bien une double pulse sur le DEG4.

Test 2: Image de l'impulsion en entrée N4 (venant de la trigger box), mode persistance = 5s. 

Élements pulsés eteint: image TEK00012.PNG
Entry   VC; Double pulses sur les DGs 
Une solution pour palier au double pulses sur les voie de DG:

 

il faut mettre un retard sur une des voies supérieur à 195µs
Entry   VC, KD, ND; Problème double déclenchement DEG TEK00000.PNGTEK00002.PNGTEK00005.PNG
Captrures d'écran voie 5 DEG1 avec Trig ECT=12,5Hz: double déclenche.

Image 1: pas de double déclenche

Image 2: avec double déclenche
Entry   ND; Pb DEG4 (a nouveau) Screenshot_from_2025-07-08_09-31-23.png
La PLL du DEG4 a de nouveau delocké.

 
    Reply   ND; RE: Pb DEG4 (a nouveau) 
Les voies du DEG4 ont ete reportees sur le DEG1 qui a ete mis a 12.5Hz. Cela change la frequence de declenchement du klystron.




ND
wrote:



La PLL du DEG4 a de nouveau delocké.
       Reply   ND, VC; RE: RE: Pb DEG4 (a nouveau) 
Gen4, voie 1 => Gen1,voie2, RF Gun

Gen4, voie 2 => Gen1,voie3, Laser

Gen4, voie 6 => Gen1,voie4, RedPitaya
Entry   Vincent;  
pB avec le DG 4

(malgré plusieurs reboot du chassis)

pilotage par IHM impossible (par la page propriétaire http://192.168.229.124/  c'est possible)
    Reply   ND; RE: Pb DEG 4 
Si le probleme se reproduit, prendre une copie d'ecran ou une photo de la face avant.

 




Vincent
       Reply   ND; RE: RE: Pb DEG 4 
Le DEG4 a ete baissé de quelques centimetres afin de laisser une circulation d'air entre DEG3 et DEG4. La temp'erature a déjà
un peu baissé.

Ce midi 37C, maintenant 35C. Pour comparaison les autres sont a 33C.
Entry   Entered by Nicolas Delerue from 193.55.29.170 on Wed Jun 18 18:02:07 2025; Etude des problèmes de déclenchement des générateurs de retard SCR_PA02.PNGSCR_PA03.PNGSCR_PA06.PNG
La voie 19 du générateur de retard diags était déjà branchée sur le scope (ch1 - jaune)

Branchement de la voie 8 sur le scope (ch 2 vert).

Kicker d'injection sur ch3 (orange)
Entry   Entered by Vincent Chaumat from 134.158.76.115 on Fri May 16 11:12:17 2025; State of the art Synchro jitter_rapide.pngdrift_timing.png
Les performance de la synchro de ThomX au 16 mai 2025 sont:

Le jitter 500MHz Ring  500MHz Linac est de 8ps Sdev et   95% es événement dans  20ps   100 % dans 80ps (quelquesoit
la fréquence de répétion)  (Jitter rapide)
Entry   VC; Rapport frequence anneau 
probleme de saute sunchro (50Hz)

avec le programme ./ring_frequency.py --read  (les fréquence  lues sont validées directement sur les générateurs
anneaux)
    Reply   ND; RE: Rapport frequence anneau 
Rien dans les logs permettant d'identifier le problème.

J'ai utilisé ring_cavity pour changer la fréquence et le problème s'est résolu.

J'ai modifié la sortie de ./ring_frequency.py --read  pour détecter les désaccords en fréquence...
       Reply   ND; RE: RE: Rapport frequence anneau 
Rappel: pour voir le taux de declenchement manqués taper:

atkpanel  CALC/SY/missed_triggers

 
Entry   VC, ND; Mise a jour synchronisation. 
Attention au démarrage de l'interface faire 'restore laser and Kicker' pour etre sur que le systeme de synchro est en mode "normal"

Les codes de synchronisations ont ete mis a jour afin de permettre le 50Hz.

L'interface a ete mise à jour et un git pull a ete fait.
Entry   Entered by Nicolas Delerue from 134.158.195.142 on Thu Apr 17 17:24:43 2025; Routage 16,7MHz pour camera a balayage 
Baie 9: B14 =>cable 94545 => baie 34 A5
Entry   Entered by Nicolas Delerue from 134.158.195.142 on Thu Apr 17 16:54:35 2025; Routage 500MHz anneau pour camera a balayage 
Le 500MHz pour la camera a balayage est injecte sur la voie C9 dans la baie 09, passe par le cable 90542 et arrive sur la voie A4.

Pour l'instant le 500MHz est pris a la place du scope de la baie 9.
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Wed Feb 19 13:59:11 2025; Problème avec le DS SIM/SY/DEG.sim 
Il y a un problème avec le DS  SIM/SY/DEG.sim qui stock des valeurs entières au lieu de valeures décimales.

Le problème peut être caractérisé avec le code ci-dessous:

 
    Reply   Entered by Nicolas Delerue from 80.119.21.73 on Wed Feb 19 13:59:11 2025; RE: Problème avec le DS SIM/SY/DEG.sim 
$ ls /data/shared/tangoscripts/DeviceServer/Calibrations/DS/SY
create_ds.sh         ds_GeneRetard2_int.py     ds_GeneRetard.py    launch_ds_Freq.sh  
        loop_create_ds.py
       Reply   Entered by Nicolas Delerue from 80.119.21.73 on Wed Feb 19 13:59:11 2025; RE: RE: Problème avec le DS SIM/SY/DEG.sim 
Changement de DS effectué en accord avec la salle de contrôle. Problème résolu, cependant les DS ont mis beaucoup de temps
à se charger.




Entered
Entry   Entered by Super Team from 134.158.195.141 on Wed Feb 19 10:59:02 2025; Carte synchro 
Changement de carte synchro

le MCT2 de la carte en place à bruler

 
Entry   Entered by Nicolas Delerue from 134.158.195.144 on Thu Jan 9 14:12:31 2025; DS to monitor missed triggers Screenshot_from_2025-01-09_14-24-06.png
A ds to monitor missed triggers has been added in CALC/SY/missed_triggers

 
Entry   Entered by Nicolas Delerue from 134.158.195.142 on Fri Dec 20 12:03:15 2024; Added a "diags only" button on Rep rate GUI Screenshot_from_2024-12-20_12-03-09.png20241220_115912.jpg20241220_115919.jpg
Two buttons have been added to the repetition rate interface (see attached screen shot):

- "diags only": Will inhibit all channels from the ring and linac delay generators

- "restore linac and ring": Will set all channels of the ring and linac delay generators to External triggering.
Entry   VC; MESURE STABILITÉ SYNCHRO 
La synchronisation des signaux  mesure suR le timing 50Hz

500MHz LI 500MHz RI  => 18ps sdev

500MHz LI 50Hz  => 190ps sdev
Entry   VC; procedure fréquence 
dossier  panneau\synchro   (cdi)

./ring_frequency.py --help  (voir le mode de fonctionnement)

./ring_frequency.py --freq "value"   (choisi que des fréquences possible pour la div par 15)
Entry   VC,ND; Decalage temps de declenchement machine. laser_scan_before.pngcamera_laser_scan_laser_at_999us_exp100us.pngcamera_laser_scan_laser_at_200us_exp90us_after_changing_edge.pngcamera_laser_scan_laser_at_m8us_exp100us_after_adjusting_timing.png
9:20 Le laser est a -8.20us

Verification du retard de la camera LI/OP/LAS.02 en decalant en temps le laser de 999us.

La camera se declenche bien environs 600us avant le laser.
Entry   VC, ND; Codes de synchro mis a jour (25Hz) 
Les codes de synchro ont ete mis a jour et testes.

Il est maintannt possible de passer a 25Hz sur le linac et l'anneau. Les diags sont limites a 8,33Hz.
    Reply   VC, ND; RE: Codes de synchro mis a jour (25Hz) 
La limite sur les diags a levee. Ils peuvent passer a 25Hz aussi.




VC,
ND wrote:



Les codes de synchro ont ete mis a jour et testes.
Entry   VC, ND; Synthe linac  
Le synthe du linac a ete remis en place et teste a bas niveau.
    Reply   VC, ND; RE: Synthe linac  
Attention si vous passez pres de la baie 8: certains cables n'aiment pas etre caresse. Si le voyant trigger ne clignote plus, appelez la synchro...




VC,
ND wrote:



Le synthe du linac a ete remis en place et teste a bas niveau.
Entry   Entered by Vincent Chaumat from 134.158.76.115 on Mon Jul 8 09:28:42 2024; Synchro 
test d'un code CPLD à 25Hz   => cela fonctionne.

le systeme est remis sur le code de REFERENCE à 10Hz

 
Entry   Entered by Vincent Chaumat from 134.158.76.115 on Thu Jun 27 16:33:02 2024; Synchro 
Les codes synchros présent dans l'IHM phase et fréquence sont opérationnel (ancien code max 10Hz)

 
Entry   VC, ND; Changement des codes de synchro: en cours 
Les codes de synchronisation gérant les taux de répetition des différentes parties de la machine ont été partiellement
changé.

Une difficulté est apparu avec le code permettant de générer du 50Hz.
Entry   M EK; Conditionnement section 28/05 
 
icon1.gif   VC; Largeur impulsion Timing camera 
Les largeurs des impulsions de synchronisation de toutes les caméras de ThomX sont passées à 10µs (last value 5µs)

Camera linac TL1 TL2 TL3 EL DG spare et laser PC
Entry   MO, MEK, KD, IC, ND; Modification arivee RF/modulateur 
Suite discussion avec Maher et Mohamed:

Changement du retard "Linac trigger RF Gun (PA) de -9.3 a -8.5us
    Reply   MO, MEK, KD, IC, ND; RE: Modification arivee RF/modulateur 
Cela n'a pas l 'effet recherche! Annulation, retour a -9.3us




MO,
MEK, KD, IC, ND wrote:



Suite discussion avec Maher et Mohamed:
       Reply   MO, MEK, KD, IC, ND; RE: RE: Modification arivee RF/modulateur 
Passage de Ctrl Klystron TTL2 de -11,5 a  -12.5




MO,
MEK, KD, IC, ND wrote:



Cela n'a pas l 'effet recherche! Annulation, retour
Entry   VC, KD; Prêt synthé 3GHz pour White Rabbit 
aujourd'hui 13/05,

le synthé 3GHz de ThomX (R&S SMA) est retiré pour prêt à l'experience sur le White Rabbit.

Un autre synthé le remplace (synthé ThomX R&S SML), les caractéristiques en sortie ont été fixé
Entry   Entered by Vincent Chaumat from 134.158.76.115 on Tue Mar 19 16:24:21 2024; Synchro démontée 
La synchro n'est plus en place à l'heure actuelle.

un générateur permet d'avoir des signaux en sortie du DEG1(modulateur) et du DEG4(Linac)  (fréquence 10Hz)

 
    Reply   Entered by Vincent Chaumat from 134.158.76.115 on Tue Mar 19 16:24:21 2024; RE: Synchro démontée Rapport_synchro_marrs_2024.pdf
La synchro a été remise le 09/04/2024, le rapport et en P.J.




Entered
by Vincent Chaumat from 134.158.76.115 on Tue Mar 19 16:24:21 2024 wrote:



La synchro
Entry   VC; frequency linac 
La frequence linac est passée à 2998.55MHz
Entry   VC; Synthé anneau baie 9 
Pb résolu: il fallait etaindre et redémarrer le synthé (le cable réseau avait été débranché et
rebranché pour test ce matin sans que la connexion se refasse)

 
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Tue Mar 5 15:43:05 2024; Synthetizer anneau planté 
Le synthetizer de l'anneau ne réponds plus aux commandes à distances.

Une intervention en local semble nécessaire.
Entry   Entered by Vincent Chaumat from 134.158.76.115 on Tue Mar 5 13:07:18 2024; Changement de fréquence anneau => pB synchro 
Apres le changement de longueur de l'anneau: la freequence 500Ri est de 500.07MHz  => 33Ri = 33.338MHz

Frequence 3GLi=2998.550500MHz

avec ces deux fréquences le systeme de synchronisation est instable :
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Fri Feb 2 11:13:40 2024; Changement temporaire de fréquence 
11h10 À la demande de Kevin, passage temporaire du linac de 2998550500Hz à 2998550000Hz puis retour à 2998550500Hz.

Fréquence anneau inchangée.
Entry   VC..;  
 
Entry   VC, KD, ND; Balayage du depahsage laser scan_laser_shift.jpgscan_gene_with_laser.jpg
Dephasage entre les deux signaux 33MHz en sortie du gene Rigol lors d'un balayage de valeur PhaseShifterPhaseFemtoSeconds dans LI/OP/OPT.02-LAS.01-SPS.01
(figure 1)

Idem avec en plus un balayage en phase de la sortie 1 du Rigol (figure 2).
Entry   VC,ND; Ajustement temps déclenchement laser 
Suite aux modifications sur le laser photocathode le temps de déclenchement du laser photocathode était trop tard. Il a été
changé de -8us à -8.20us.

Une nouvelle recette a été sauvée. Elle a aussi été mise en mémoire 9 des générateurs
Entry   VC; , entered from 134.158.76.115 
Timing opérationnel

les voies des DG2-DG3 sont éteintes

- keep original text -
Entry   VC; mesure synchro 
démarrage mesure stabilité de "phase" longue durée (100K pts 10Kpts environ 20mn)

freq Ring 500.25MHz

500li*500ri
Entry   Entered by Vincent Chaumat from 134.158.76.115 on Mon Dec 18 08:42:10 2023; Mesure Jitter 500MHz versur 10Hz jitter--00002.pngjitter--00003.png
Systeme de synchro 500li*500ri 41li&33ri(1ns) 41li

Les mesures sont effectuées en baie 8 (Oscilloscoope 760zi)  prétrig sur signal 10Hz (C1)  (output DEG4 sdc) puis déclenche
sur 500Ri (C2) pour une meilleure stabilité de lecture et de mesure
Entry   VC, ND; Test programme CPLD linac_scan_freq_good_trigs_range_2kHz_step_10Hz_fring_500_250.pnglinac_scan_freq_good_trigs_range_2kHz_step_40Hz_fring_500_0205.pnglinac_scan_freq_good_trigs_range_2kHz_step_40Hz_fring_500_019.pnglinac_scan_freq_good_trigs_range_2kHz_step_40Hz_fring_499_9905.pnglinac_scan_freq_good_trigs_range_2kHz_step_40Hz_fring_500_100.png
8H15 démarrage chiller et modulateur

9H30 Ronde pour fermer la casemate

9h36 Trig
Entry   VC, ND; Intervention synchro 
Objectif: test du nouveau code CPLD.

- Un montage avait été installé sur le système de synchro entrainement une modulation d'amplitude de certains
signaux. Nous l'avons retiré.
Entry   Entered by Vincent Chaumat from 134.158.76.115 on Fri Nov 24 14:12:25 2023; Liste des signaux de synchro et de cables utilisés 
distribution du systeme entre baie 8 baie 9 et sous systeme

https://atrium.in2p3.fr/c3aa1ee8-ef12-47c6-b9f0-25641bf71744

 
Entry   VC; Cablage 500MHz li +mixer500li 500ri 
Le 500MHz Li entre baie 8 et 9 passe par le cable heliax 90358

baie8-E7  baie 9-D1

 
Entry   VC,ND; Test synchro 
Test synchro dont changement de frequence.

Le systeme de génération du timing (programme CPLD 33li*33Ri (delay ligne)  33ri*41li  41li)

A 500.02MHz, il y a 16% des coups qui sont manques.
Entry   KD; puissance 500MHz RI 
Aujourd'hui la puissance envoyé par le synthé 500MHz RI était trop faible (-15dbm au niveau de l'ampli RF). Alors que tous
l'affichage était correcte (freq: 500.25MHz, puissance 18dbm) 

Nous avons éteins et redémarré le synthé et la puissance nominal est revenu (20dbm au niveau de l'ampli RF).
Entry   VC, ND; Test changement de frequence 
La frequence de l'anneau a ete changee pour voir le comportement a 500.02MHz.

Mesures a continuer vendredi.

L'anneau a ete remis a 500.25MHz et le rigol a 33.35MHz
Entry   Entered by Vincent Chaumat from 134.158.76.115 on Thu Oct 26 17:00:50 2023; Schéma de synchro au 26-10-2023 Synoptique_synchro_2023-octobre.pptx
le cablage de la synchro en baie 9 a été 'mis au propre" conformément au schéma ci joint

Dans l'état, le jitter entre les 2 500Li et Ri mesuré en baie 8 est de 7 ps Sdev et 22ps FW10% (sur 1mn)

la mesure est aussi faite en baie 9 à travers un mélangeur (Wac3-ch3) (l'étalonnage amplitude /temps en sortie de mélangeur
Entry   Entered by Nicolas Delerue from 134.158.195.143 on Thu Oct 26 16:16:39 2023; Routage pickup cavite RF => WAC3 
Pickup cavite RF puissance incidente <=> Panneau 91501 A1 <=> Baie 9, E2 <=> Baie 5, WAC3, voie 4
Entry   ND,VC; Signaux synchro sur WAC3 
Les signaux synchro sont sur ER/CA/RAC.05-ELR.01-WAC.03

Ch7: 500MHz Linac

Ch6: 500MHz Anneau
    Reply   ND,VC; RE: Signaux synchro sur WAC3 et WAC1 
WAC3:

Ch1 debranche

Ch3 = Melange pickup cavite RF, 500MHz RI
Entry   VC; Mesure jitter 5000MHz 
La mesure du jitter en les 500Li et Ri est de 7ps Sdev (22ps FW10%)

(les mesures anormalement hautes du début de semaine étaient dues à une érreur de parametrage de la mesure, seuil 
dT@level en relatif )
Entry   VC, ND; Mesures dephaseur phase_shifter-33MHz0.png
Mesure du dephasage par les dephaseurs, cf images jointes.

Dans la config actuelle le dephaseur 33MHz n'influe pas sur la valeur du mixage des deux 500MHz.

===
Entry   Entered by Nicolas Delerue from 134.158.195.142 on Fri Oct 20 14:28:56 2023; Synchro for streak camera 
Signal declencment camera streak: gene 4, canal 9

Routage Streak camera:

Baie 8 <=> Baie 34
Entry   VC, ND; Modifications synchro 
Value initiales phase shifters: 500MHz et 33MHz: 7.830V(AO6) et 0V (AO7)

Signal 33MHzRI  remis sur generateur.

Dephaseur 500MHz mis avant la mesue du 500MHz RI sur le wavecatcher.
Entry   Entered by Super Team from 134.158.195.141 on Wed Oct 18 17:39:42 2023; shift du 18 octobre 2023 
Le programme CPLD a été modifié puis remis à (33x33 ==> 33x41 ==> 41MHz avec ligne à retard externe) aujourd'hui

Un ampli a été ajouté sur la voie du 33MHz puis enlevé

Ajout d'un pickup sur le 500MHz envoyé à la cavité CFP
Entry   ND; Scope Signaux Baie 9 
Acquisition en cours sur 192.168.229.21

Voie 1: Trig

Voie 2: 33MHz CFP (simulé)
    Reply   ND, VC; RE: Scope Signaux Baie 9 
Voie 2: Mélange des 500MHz + Passe-bas 15MHz




ND
wrote:



Acquisition en cours sur 192.168.229.21
       Reply   ND, VC; RE: RE: Scope Signaux Baie 9 
Signaux deplaces sur WAC3




ND,
VC wrote:



Voie 2: Mélange des 500MHz + Passe-bas 15MHz
Entry   VC, ND; Intervention synchro jitter17oct--00001.jpgjitter17oct--00003.jpgjitter17oct--00005.jpgjitter17oct--00007.jpg
- Remis programe CPLD 13 septembre 2023: 33x33 clck 33x41 clck41; delai externe (ligne à retard)

- Suspicion de problème sur un câble SMA transportant le 41MHz.

- Changement de frequence du synthe linac: passage à 2998.54998MHz (sur le synthe mettre 2998549980.0045Hz).
Entry   VC, ND; Intervention synchro jitter13oct--CPLD-33lix33riclk33li.jpg
* En baie 9: Signal géné 33MHz divisé en 2 et envoie vers scope et baie 8. Le signal provenant de la CFP et le déphaseur
ne sont plus utilisés.

* En baie 8: Entrées du mélangeur 8MHz x 8MHz remplacées par 33,xMHz CFP (simulé par un géné) et 41MHz
Entry   VC, ND; Intervention synchro 
Signal de l'une des électrodes de RI-C1/BPM.03 remonté via le câble BPM spare 46037 jusqu'au panneau 90526 en baie 5. Probablement
sur la voie A6 (à vérifier), puis envoyer par cordon BNC sur le scope en baie 9.

Routage possible pour le 500MHz Linac: Baie 8 voie B2 <=> Baie 38 voie A7
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Thu Sep 28 17:48:37 2023; Dephaseur 33MHz inséré 
Le déphaseur 33MHz a été installé. Il est piloté par ER/CA/RAC.05-API.AO1/AO7

 
Entry   Entered by Nicolas Delerue from 134.158.88.175 on Mon Jun 19 13:59:47 2023; Dephaseur piloté inséré 
Le déphaseur piloté à été remis dans la chaîne allant de la source RF anneau à la cavité.

Pour l'instant il n'est pas alimenté.

Des mesures de bruit et des tests de pilotage auront lieu jeudi.
    Reply   Entered by Nicolas Delerue from 134.158.88.175 on Mon Jun 19 13:59:47 2023; RE: Dephaseur piloté inséré 
Le problème de bruit persiste. Le déphaseur a été retiré jusqu'à jeudi.




Entered
by Nicolas Delerue from 134.158.88.175 on Mon Jun 19 13:59:47 2023 wrote:



Le déphaseur
       Reply   Entered by Nicolas Delerue from 134.158.88.175 on Mon Jun 19 13:59:47 2023; RE: RE: Dephaseur piloté inséré 
Le probleme de bruit semble regle. Dephaseur reinstalle.




e
frEntered by Nicolas Delerue from 134.158.88.175 on Mon Jun 19 13:59:47 2023 wrote:



Le
          Reply   Entered by Nicolas Delerue from 134.158.88.175 on Mon Jun 19 13:59:47 2023; RE: RE: RE: Dephaseur piloté inséré 
La phase RF anneau par rapport à la synchro est maintenant contrôlé par ER/CA/RAC.05-API.AO1/AO6 et ER/CA/RAC.05-API.AO1/AO7 qui
donnent chacun un déphasage de 210 degres en allamnt de 0 à 10V.

Un DS sera ajouté prochainement.
             Reply   Entered by Nicolas Delerue from 134.158.88.175 on Mon Jun 19 13:59:47 2023; RE: RE: RE: RE: Dephaseur piloté inséré 
Nom proposé:

ER/SY/RAC.09-DEP.01
Entry   Entered by Nicolas Delerue from 134.158.88.175 on Tue Jun 13 13:00:12 2023; Pb insertion dephaseur SCR_PA01.PNGSCR_PA02.PNG
L'insertion des déphaseurs 500MHz a causé du bruit sur le signal envoyé à la cavité RF. Cf copies d'eçran
ci-joint avec les déphaseurs alimentés et non alimentés.

Hypothèse à tester: bruit en provenance de l'alimentation 10V.
Entry   Entered by Nicolas Delerue from 134.158.195.141 on Thu Jun 8 13:27:52 2023; Ajout du bouton "phase scan off" sur l'IHM phase.py 
Le bouton "phase scan off" a ete ajoute sur l'IHM phase.py (faire un git pull pour recuperer la nuvelle version)

 
Entry   Entered by Nicolas Delerue from 134.158.195.144 on Thu Jan 12 12:09:20 2023; Cable temporaire pour tests Anneau 
Branchement temporaire

Canal 4 du DEG2 => E2 panneau de brassage synchro => cable 90382 => port A2 panneau FBT

 
Entry   Entered by Nicolas Delerue from 134.158.195.144 on Thu Dec 8 10:45:18 2022; Sythetiser statust added to PlateformeIHM 
Un bouton pour connaitre l'etat des synthetisers de la synchro a ete ajoute dans la partie synchro de PlateformeIHM.

 
Entry   Entered by Nicolas Delerue from 134.158.195.144 on Tue Nov 29 18:26:03 2022; Reboot de DEG-3 
Le generateur DEG-3 [diag] etait partiellement plante (plus de reponses a certaines commandes).

Il a ete redemaree et reponds a nouveau normalement.

 
Entry   Entered by Super Team from 134.158.195.141 on Thu Sep 8 12:29:53 2022;  charge_phase__at_08-09-2022__12-36-04.jpg
Alignement laser :

position iris :
- X: 5.985 mm
Entry   Vincent; synchro ep anneau 
IHM des reglages des retards des éléments.

data/Shared/Interfaces/panneaux/Synchro/

ipython ep_delays.py
Entry   Entered by Vincent Chaumat from 134.158.88.158 on Wed Aug 24 09:59:25 2022; Modif synchro  22-08-2022-8M.pngJitter_ThomX_125Mhzring-Timing_DG1.jpg
L'ajout du 16MHz anneau est nécessaire pour la synchro.

La modif est effectuée dans le chassis TriggerBox (baie 8) => sur la carte CPLD l'entrée IN2 (initialement mélange
3GHz linac - 125MHz ring) devient le 16MHz ring
Entry   Entered by Nicolas Delerue from 134.158.195.144 on Mon Mar 7 14:49:13 2022; Probleme ecran Synthe linac 
L 'ecran du synthe linac ne fonctionne plus.

Il est possible de se connecter au synthe linac par telnet avec la commande suivante:

$ telnet synthe-b8 5025
    Reply   Entered by Nicolas Delerue from 134.158.195.144 on Mon Mar 7 14:49:13 2022; RE: Probleme ecran Synthe linac 
 




Entered
by Nicolas Delerue from 134.158.195.144 on Mon Mar 7 14:49:13 2022 wrote:



L 'ecran
       Reply   Entered by Nicolas Delerue from 134.158.195.144 on Mon Mar 7 14:49:13 2022; RE: RE: Probleme ecran Synthe linac 
*RST
SOUR:POW:POW?
-30
Entry   Entered by Vincent Chaumat from 134.158.88.158 on Thu Mar 3 13:23:06 2022; Phase relative oscillateur laser/3GHz mesure_phase_500MHz_oscillateurlaserPC.xlsxschéma_mesure.JPG
Sensibilité en Phase du systeme de mesure temps réel de la phase relative entre l'oscillateur laser PC et le 500MHz

 1 °3GHz/mV  la précision de la mesure est de 1.5 °3GHz eff

 
Entry   Entered by Vincent Chaumat from 134.158.88.158 on Tue Mar 1 16:58:19 2022; Signaux de déclenchement 
Aujourd'hui, François et moi avons mis à jour le firmware de la CPLD du systeme de génération des voies de déclenchement.
Les "coups manqués" ont disparu, 3 pendant pendant 6 H de fonctionnement (environ 1 tous les 10s avant)
Entry   Entered by Moutardier Alexandre from 134.158.195.142 on Mon Feb 14 10:15:13 2022; Recette synchro 
Recette du 01-02-2022 rechargé et sauvé sous le nom : 20220201_reference.xml

Correction d'un bug de lecture de recette dans le script => git push nécésaire pour pouvoir recharger une recette !
Entry   Entered by SC/HM/VS from 134.158.195.141 on Fri Feb 11 11:10:04 2022; DS miroirs lasers M4 et M5 Screenshot_2022-02-11_11-29-03.png
Impossible d'accéder au DS des miroirs M4 et M5 du laser.

Impossible d'aligner le laser sans les miroirs.

 
Entry   Entered by Moutardier Alexandre from 134.158.195.142 on Fri Feb 4 15:35:36 2022; Test AcqAttrManager 
DS AcqAttr mannager démarrer correctement.

Générateur de retard Diag : Voies T6, T7, T8 (WAC) mise en SSE

-> Tir sigle shot sur le géné nécéssaire au début
Entry   Entered by Nicolas Delerue from 134.158.195.144 on Fri Feb 4 15:25:32 2022; Trigger RDPY etait sur SSE 
Le trigger de la voie 14 du generateur 3 (diags) qui correspond a une redpitya etait sur SSE (tir unique). Il a ete remis sur EXT (mode normal avec declenchement
externe).
Entry   Entered by Super Team from 134.158.195.141 on Fri Jan 14 10:44:08 2022; Démarrage des DS des générateurs de retard 
Pour redémarrer le DS Sim.SY/DEG.sim :
/data/shared/DS_CALC/launch_ds_gene_retard.sh &

(Comment démarrer Sim.SY/DEG2.sim ?)
    Reply   Entered by Super Team from 134.158.195.141 on Fri Jan 14 10:44:08 2022; RE: Démarrage des DS des générateurs de retard 
MAUVAIS REPERTOIR !!!

Pour lancher les 2 DS il faut faire :

cd /data/shared/tangoscripts/DeviceServer/DS_CALC/Synchro/
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Tue Jan 4 15:26:37 2022; Tous les DEG avaient été réinitialisés... 
Tous les DEG avaient été remis à zéro... Peut-être qu'une interface synchro était ouverte au moment où
le DS a été rechargé?

J'ai remis la config 6.
Entry   Entered by Nicolas Delerue from 134.158.195.142 on Mon Jan 3 17:00:57 2022; Synchro redemarree 
La synchro a ete redemaree avec les reglages de la memoire 6.
    Reply   Entered by Nicolas Delerue from 134.158.195.142 on Mon Jan 3 17:00:57 2022; RE: Synchro redemarree 
Declenchement OK




Entered
by Nicolas Delerue from 134.158.195.142 on Mon Jan 3 17:00:57 2022 wrote:



La synchro
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Fri Dec 17 20:26:12 2021; Synchro éteinte 
Bonjour,

En prévisions de la coupure électrique, la synchro côté linac a été éteinte. La synchro côté
anneau était déjà éteinte quand je suis arrivé.
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Mon Dec 13 17:52:57 2021; Intervention IHM retards déclenchement 
Les réglages actuels des retards sont sauvés dans la mémoire 6.

Le code de cron_synchro.py a été modifié de manière à prendre la valeur OVERALL_DELAY dans synchro_constants
et à la retirer de la valeur lue dans le DEG lorsque celle-ci est écrite dans Tango. Inversement cette valeur est ajouté à
Entry   Entered by vincent.chaumat from 134.158.88.158 on Wed Nov 3 08:00:30 2021; Carte synchro CPLD, entered from 134.158.88.158 erreur_timing1.png
La carte synchro CPLD du chassis synchro a les sorties DEG 2 3 4 qui se décale par rapport à la sortie DEG1 (50 Hz) avec un taux de répétition
aléatoire. Le Décalage temporel est constant (5ms) entre les front montant DEG1 et DEG 2 3 4.

voir la prise d'écran ci dessous: partie haute acquisition (jaune deg1 rouge deg 2 bleu deg3 vert deg4) la partie basse est le zoom
Entry   Entered by vincent.chaumat from 134.158.195.144 on Tue Nov 2 16:19:18 2021; DEG1 50Hz 
NNous avons un pB qsur le DEG1 en salle de controle:

bien que ce soit la fréquence la plus élevée, il manque parfois des "coups" par rapport aux fréquences
les plus basses Linac Diag...
Entry   Entered by Moutardier Alexandre from 134.158.195.144 on Fri Oct 29 10:47:58 2021; décalage de "seulement" 40µs 
Suite a un oublis de sauvegarde de la configuration décalé de 100µs, et un redémarrage du ds sim, il a fallu refaire les décalage
de retard.

Nicolas trouvant que 100µs était trop, j'ai cherché le minimum de retard possible pour avoir un signal sur la caméra
Entry   Entered by Super Team from 134.158.195.141 on Wed Oct 27 16:26:02 2021; décalage délais 
Décalage de tous les délais de 100us effectué par Alexandre M.

Cela permet de trigger les caméras avec les ~ 70us d'avance. Caméras linac et photoCathode, réglées à
0 dans l'IHM des retard.
    Reply   Entered by Super Team from 134.158.195.141 on Wed Oct 27 16:26:02 2021; RE: décalage délais 
Impossible de passer à un trigg diag à plus de 1 HZ




Entered
by Super Team from 134.158.195.141 on Wed Oct 27 16:26:02 2021 wrote:



Décalage
Entry   Entered by vincent.chaumat from 134.158.195.144 on Tue Oct 19 14:12:56 2021; frequence DG3 
La fréquence des signaux de déclenches du DG3 (diag ) est conforme à celle de l'IHM en salle de controle:

Une des voies (ch16) avait un retard supérieur à la période du 5Hz interdisant un fonctionnement correcte du générateur
de retard.
Entry   Entered by vincent.chaumat from 134.158.88.158 on Tue Oct 19 12:48:20 2021; DG3 (diag) output frequency 
Suite des investigation avec François W ce matin:

Les codes "fréquence" sont bien transmis jusqu'à la CPLD de la carte synchro du chassis Synchro (Baie8), les fréquences
programmées dans l'IHM sont bien mesurées en sortie de la carte synchro (signaux qui servent à déclencher les DGs en externe)
Entry   Entered by Alexandre Moutardier from 134.158.195.144 on Mon Oct 18 14:36:58 2021; pB taux de répétition machine Screenshot_from_2021-10-18_15-02-35.png
pB de taux de répétition des signaux de déclenche:

Dans l'IHM le taux de répétition est de 5Hz pour les diags (code décimal 12 )

La relecture de l'automate est conforme au tableau des fréquences (lien code fréquence:https://atrium.in2p3.fr/5da11240-159f-4d7f-ae2e-ba87cd5ed733)
Entry   Entered by vincent.chaumat from 134.158.88.158 on Thu Oct 14 08:50:15 2021; Re start synchro et défaut fonctionnement IHM synchro 
La synchro est en route (le synthé 3GHz) avait été arreté et redémarré mais avec des valeur par défaut

A signaler un "bug" de fonctionnement de l'interface de gestion des retards:

quand on décoche "la coche" actif d'une voie cela arrete le signal sur cette voie
Entry   Entered by Nicolas Delerue from 134.158.195.145 on Tue Jul 20 16:14:11 2021; Recharge de la config des generateur de retards 
Suite a une erreur de manipulation la config des generateurs de retard a ete effacee a 16h12. J'ai recharge celle de 16h.

 
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Mon Jul 5 15:12:48 2021; Fréquence Diags passée à 5Hz 
La fréquence de déclenchement des diagnostics a été passée à 5Hz à la demande de Jean-Claude.

 
Entry   Entered by Nicolas Delerue from 134.158.88.175 on Tue Jun 29 16:47:49 2021; Sauvegarde Cron des DEG 
J'ai mis en place en cron qui sauve automatiquement la config des générateurs de retard toutes les heures dans la mémoire 3.
Si cela fonctionne je ferais aussi des sauvegardes quotidiennes et hebdomadaires via cron...

Si il faut restaurer les générateurs de retard:
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Fri Jun 11 09:43:33 2021; Updated interface 
The timing interface has been updated to provide a wheel editor for the variables. A git pull is necessary to get the interface.
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Wed Jun 9 14:07:25 2021; Mise à jour des valeurs de retard réparée... 
La ligne 157 du code delay_family.py avait été commentée dans le cadre des tests de déploiement de TaurusWheelEdit.

 
Entry   Entered by Nicolas Delerue from 134.158.88.175 on Tue Jun 8 11:29:08 2021; Pb scope salle de contrôel 
Le scope en salle de contrôle été déréglée et les coordinateurs indiquaient que la synchro ne fonctionnait pas.
Après vérification, tout allait bien.
Entry   Entered by Nicolas Delerue from 134.158.195.142 on Thu Jun 3 18:11:47 2021; Config des generateurs de retqrds rechqrgee 
j'ai rechargee la config par defaut des generateurs de retard (config 9)
Entry   Entered by Nicolas Delerue from 80.119.21.73 on Mon Jan 11 13:49:39 2021; Pre-réglage Générateurs de retard 
J'ai mis le générateur de retard 3 en mode SSE.

Pour info dans la mémoire des générateurs de retard il y a:

- En position 9 la config par défaut (à définir)
Entry   Entered by Nicolas Delerue from 134.158.195.143 on Tue Oct 13 12:23:01 2020; addresse IP reglee; Pb IHM 
Bonjour,

J'ai mis les bonnes adresses IP sur les generateurs de retard et tout teste. Cela fonctionne.

Par contre le DS n'est pas demarre donc l'IHM ne fonctionne toujours pas.
Entry   Entered by Nicolas Delerue from 193.55.29.171 on Thu Jul 23 17:20:45 2020; Sauvegarde réglages 
Les réglages des générateurs de retard ont été sauvés dans le canal 1 et 9 de chaque générateur.
Entry   Entered by Nicolas Delerue from 193.55.29.169 on Tue Feb 4 16:58:21 2020; Réglages des générateurs de retard sauvés 
Les réglages des générateurs de retard ont été sauvés dans le canal 1 de chaque générateur.
Entry   Entered by Nicolas Delerue from 193.55.29.169 on Tue Feb 4 16:24:39 2020; Mise à jour XML synchro 
La recette XML des valeurs de synchronisation a été mise à jour dans https://atrium.in2p3.fr/nuxeo/nxdoc/default/dc821b72-899c-42cc-9896-8d327d9670ff/view_documents
Entry   Entered by Nicolas Delerue from 134.158.195.143 on Fri Jan 31 16:17:30 2020; Commande declenchement force SSE 
Pour provoquer un declenchement force du DEG3 il faut regler les canaux a declencher sur SSE

et ensuite envoyer la commande

wget --no-cache -S --post-data 'elem=Run&val=true&end' "http://192.168.229.25/main.php"
Entry   Entered by chaumat vincent from 134.158.88.158 on Tue Jan 7 16:19:18 2020; Démarrage du systeme de synchronisation V2 
Des mesures préliminaires montrent un jitter entre la sortie DEG1-1 et la sortie DEG-4-8 de l'ordre de 25ps Sdev (sur 1K events)
Entry   Entered by chaumat vincent from 134.158.88.158 on Tue Jan 7 09:32:54 2020; Test ELog synchro 
Test du 7 01 2020 pour la connexion au EloG synchro
ELOG V3.1.4-395e101